当前位置: 首页 > article >正文

【AG32VF407】国产MCU+FPGA,更新官方固件解决8Mhz内部晶振不准,Verilog实测7.9Mhz!

视频讲解

[AG32VF407]国产MCU+FPGA,更新官方固件解决8Mhz内部晶振不准,Verilog实测7.9Mhz!

实验过程

之前出现的双路pll不同频率的测试中,提出了内部晶振输出不准的问题,和官方沟通后得到极大改善,方法如下:
首先准备官方固件

链接:https://pan.baidu.com/s/10Ki3HC30x6tpxzcfvf8Lwg?pwd=vh2d
提取码:vh2d

其次需要使用supra中bin中的Downloader.exe进行更新
在这里插入图片描述选择好固件,连接jlink,烧录
在这里插入图片描述
然后更新自己的fpga程序bin时,不能勾选Full chip erase before program在这里插入图片描述
实测晶振输出的方波测试verilog代码

module test(clk,ledout,pinout);

input    clk;
output [3:0] ledout;
reg [3:0]  ledout;
output [2:0] pinout;

pll    pll1_inst (
    .areset ( 1'b0 ),
    .inclk0 ( clk ),
    .c0 ( c0 ),
    .c1 ( c1 )
    );

wire c0;
wire c1;

//根据输入的双边沿,输出方波
assign pinout[0] = clk? 0:1;

endmodule

波形如下
之前不准的频率,6.49Mhz
在这里插入图片描述更新后,7.9Mhz在这里插入图片描述


http://www.kler.cn/a/231227.html

相关文章:

  • ubuntu 安装 kvmQemu no active connection to install on
  • 百卓Smart管理平台 uploadfile.php 文件上传漏洞复现(CVE-2024-0939)
  • 第三百一十二回
  • 浏览器F12调试
  • QT设置qss
  • Golang 基础 环境配置和包管理
  • Golang 并发 生产者消费者模式
  • 《MySQL 简易速速上手小册》第2章:数据库设计最佳实践(2024 最新版)
  • uniapp 开发App 权限授权 js-sdk
  • win10系统连接WiFi,输入正确密码,但还是提示错误
  • FPS游戏框架漫谈第二十二天
  • 【Eclipse插件开发】3工作台workbench探索【下篇】
  • ftp安装脚本文档
  • 【Git】08 多人单分支协作场景
  • 解决ssh:connect to host github.com port 22: Connection timed out与kex_exchange_identification
  • Docker- chapter 1
  • Swin-UMamba:结合基于ImageNet的预训练和基于Mamba的UNet模型
  • chisel之scala 语法
  • Qt 项目树工程,拷贝子项目dll到子项目exe运行路径
  • ROS2 CMakeLists.txt 和 package.xml