当前位置: 首页 > article >正文

TSMC12nm工艺数字IC后端实现难点都有哪些?

大家知道咱们社区近期TSMC 12nm ARM Cortexa-A72(1P9M 6Track Metal Stack)即将开班。这里小编要强调一点:不要认为跑了先进工艺的项目就会很有竞争力!如果你仅仅是跑个先进工艺的flow,不懂先进工艺在数字IC后端实现上的不同点,为何有这样的不同点,针对这些不同之处后端实现阶段如何考虑它们,那么你等于0经验!

新一期TSMC 12nm ananke_core数字后端全流程实现训练营直播课将于12月开班!

TSMC 12nm ananke_core数字后端全流程训练营

所以,小编觉得有必要列举下T12这个工艺后端实现上一些不一样的地方。大家可以针对本文所列的要点进行复盘,如果这些都搞透彻了,你就可以大胆把T12的项目写到你的简历中。初步估计这个T12工艺的A72项目会成为新一年IC秋招的标配项目。

数字IC后端实现 |TSMC 12nm 与TSMC 28nm Metal Stack的区别

1)Memory,模拟IP,子模块,IO必须摆放到Placement Grid(Fin Grid)上 (DPT Aware Floorplan )

所有各个子模块的形状,彼此之间的间距都是有严格的要求。这里面的48nm和96nm值是怎么来的?这些都要搞通透。

TSMC 12nm memory,io,ip摆放规则

2)PPNN Placement and Filler Insertion

T12 6Track工艺引入了6T-Turbo的cell。为何要用这类cell?使用这类cell的优缺点分别是什么?

TSMC 12nm 6T-Turbo cell结构

使用这类6T-Turbo cell时应该如何插filler?这类6T-Turbo cell的density是否有严格的要求?

在这里插入图片描述

3)Via Pillar(Via Stapling)

从T12nm开始powerplan就必须使用via pillar。这样打的目的以及整体powerplan结构需要搞清楚。

TSMC 12nm via pillar powerplan结构

4)M3 PG结构特殊处理

在12nm这个工艺中标准单元存在比较多的M2 short pin,所以在我们规划powerplan结构和PR flow过程中都需要提前考虑好这个情况。

在这里插入图片描述

5)M1&M2 Dual Power Rail

使用Dual Power Rail的目的是什么?对于T12工艺是否可以在powerplan阶段就把M1和M2之间的VIA1打上?为什么?

在这里插入图片描述

在这里插入图片描述

数字IC后端物理验证PV | TSMC 12nm Calibre Base Layer DRC案例解析

6)模块级io port摆放需要摆放至高层Layer

T12这个工艺的M1-M3属于double pattern layer。在模块级摆放io port时尽量不要使用这些layer!

7)Colorless Placement (与pre-color有何区别?)

什么叫Colorless?它和pre-color有何区别?它们对数字IC后端实现流程有何影响?

CPODE.L.2这条DRC Violation的原因是什么?如何解决?

如何在placement阶段避免VT的min width,min area等DRC Violation?

在这里插入图片描述
在这里插入图片描述

8)VIA0 Align issue

VIA0是什么?它的作用是什么?VIA0特殊的Align要求,如何变成placement相关约束来guide工具做placement?

在这里插入图片描述

9)VT layer aware placement

在这里插入图片描述

在这里插入图片描述

10)New Routing Rule

T12这个工艺也是支持Preferred和Non-prefered两个方向来完成routing的,但是它对它们的最小线宽和最小线间距提出了更严格的要求。

在这里插入图片描述

在这里插入图片描述

11)M2 short pin延伸技术

在这里插入图片描述

12)MOPO Max Length Violation

在这里插入图片描述

13)Double Pattern Routing (G0 Loop Violation)

G0 Loop Violation的本质问题是什么?如何提前规避?Calibre出现G0 DRC Violation后应该如何修复?

在这里插入图片描述

14)M2_P48/M3_P48 marker layer generation

为何要有P48这一层?P48这一层应该在什么阶段添加?这层是否需要参与Tapeout?

在这里插入图片描述

15)Timing Signoff之SOCV

TSMC12nm timing signoff方式和T28nm 有着比较大的差异,它使用的是SBOCV和SOCV方式。而且还针对cell 和net设置了SOCV的derating。
在这里插入图片描述
PrimeTime min period violation


http://www.kler.cn/a/400912.html

相关文章:

  • 十二:HTTP错误响应码:理解与应对
  • 【MySql】实验十六 综合练习:图书管理系统数据库结构
  • R语言-快速对多个变量取交集
  • std::sort的底层原理(混合排序算法)
  • 了解什么是Python(简介)
  • 笔记|M芯片MAC (arm64) docker上使用 export / import / commit 构建amd64镜像
  • PCL 三维重建 a-shape曲面重建算法
  • SpringMVC学习笔记(二)
  • unity3d————射线检测
  • 如何确保Python爬虫程序的稳定性和安全性?
  • Linux常用命令之ln命令详解
  • H.265流媒体播放器EasyPlayer.js网页直播/点播播放器WebGL: CONTEXT_LOST_WEBGL错误引发的原因
  • HarmonyOS NEXT应用开发实战 ( 应用的签名、打包上架,各种证书详解)
  • 靓车汽车销售网站(源码+数据库+报告)
  • ChatGPT:编程的 “蜜糖” 还是 “砒霜”?告别依赖,拥抱自主编程的秘籍在此!
  • 13.100ASK_T113-PRO RTC实验
  • 千益畅行,共享旅游新时代的璀璨之星与未来前景展望
  • 网页全终端安防视频流媒体播放器EasyPlayer.jsEasyPlayer.js关于多屏需求
  • CnosDB 实时流式计算:优化时序数据处理与降采样解决方案
  • SpringBoot创建Cookie工具类实现Cookie的:写入、读取、删除
  • 用c++做游戏开发至少要掌握哪些知识?
  • 人工智能技术颠覆未来生活
  • 【Rust调用Windows API】读取系统CPU利用率
  • Vue3 目录结构
  • Vue3.0 + Ts:动态设置style样式 ts 报错
  • 数据库审计工具--Yearning 3.1.9普民的使用指南