当前位置: 首页 > article >正文

fpga系列 HDL:Quartus II PLL (Phase-Locked Loop) IP核 (Quartus II 18.0)

  • 在 Quartus II 中使用 PLL (Phase-Locked Loop) 模块来将输入时钟分频或倍频,并生成多个相位偏移或频率不同的时钟信号:
1. 生成 PLL 模块
  • 在 Quartus II 中:

    1. 打开 IP Components
      在这里插入图片描述
  • file:///C:/intelFPGA_lite/18.0/quartus/common/help/webhelp/index.htm#hdl/mega/mega_view_megawiz.htm : 工具=>IP Category(目录) 会自动显示目标设备可用的IP核。双击任何IP核名称以启动参数编辑器并生成表示IP变体的文件。
    在这里插入图片描述

2. 选择 PLL

在这里插入图片描述

  • 注:如以下的两张图所示,在Cyclone V系列芯片中选择“ALTPLL”
    在这里插入图片描述
    在这里插入图片描述
3. 设置输入时钟频率,如 50 MHz
4. 配置 PLL 的输出时钟,如:
  • 输出 1 (clk_out1):100 MHz(倍频 x2)。
  • 输出 2 (clk_out2):25 MHz(分频 /2)。

在这里插入图片描述

5. 生成文件(如 my_pll.vmy_pll.qip)。

在这里插入图片描述

6. 编译测试一下:
module test (
    input wire clk,          // 外部时钟输入
    input wire rst,          // 外部复位输入
    output wire outclk_0,    // 组件的输出时钟0
    output wire outclk_1,    // 组件的输出时钟1
    output wire locked       // 锁定信号
);

    // 实例化 PLL 模块
    my_pll pll_inst (
        .refclk(clk),         // 外部时钟输入
        .rst(rst),            // 外部复位输入
        .outclk_0(outclk_0),  // PLL 输出时钟0
        .outclk_1(outclk_1),  // PLL 输出时钟1
        .locked(locked)       // PLL 锁定信号
    );

endmodule

在这里插入图片描述


http://www.kler.cn/a/442887.html

相关文章:

  • Windows下安装最新版的OpenSSL,并解决OpenSSL不是当前版本的问题,或者安装不正确的问题
  • 智能网联汽车技术底盘线控技术
  • 潜力巨大但道路曲折的量子计算
  • Android 网络层相关介绍
  • 《OpenCV计算机视觉实战项目》——银行卡号识别
  • 《自动驾驶与机器人中的SLAM技术》ch1:自动驾驶
  • Long类型的数据在网络传输的过程中丢失精度
  • Python-基于Pygame的小游戏(滑雪大冒险)(一)
  • 社交电商新风口:短视频交友+自营商城源码运营
  • filecoin boost GraphQL API 查询
  • AI开发 - 用GPT写一个GPT应用的真实案例
  • 在 Webpack 中Plugin有什么作用?Plugin是什么?
  • 华为认证HCIA——数据传输形式,数据封装的基本概念
  • 企业为什么会需要高防IP?
  • Elasticsearch:什么是信息检索?
  • 16.初识接口2.0 C#
  • SSM 电脑配件销售系统设计及 JSP 实现策略详解
  • 代码随想录算法训练营第八天-字符串-344. 反转字符串
  • OpenCV中的识别图片颜色并绘制轮廓
  • 深度解析:推荐系统的进化之路与深度学习革命
  • vue3中的v-model如何自定义修饰符
  • 科技的成就(六十六)
  • 快捷工具网(www.onlinetool7.com)提供Android KeyCode对照表,帮助开发者轻松理解按键事件
  • uniapp中的uni-file-picker组件上传多张图片到服务器
  • C++ Qt 模板函数和函数重载
  • 1.Nuxt学习 搭建项目 渲染页面基本操作