当前位置: 首页 > article >正文

PCB注意事项

1.记录一下我绘制PCB中遇到的一些坑

4G模块和SIM卡的信号线最好距离短,SIM卡下 不要过线

晶振是高速信号,两根线要尽可能差分,保持长度一直,而且线尽可能加粗,晶振下最好不要有线经过

继电器中间需要间隔

继电器中间挖空,起到隔离作用,绝缘,因为继电器有可能接市电220v 高压

信号过孔 内径 0.4mm 外径0.7mm

跨页面的端口 每页相同的端口只需要一个

如果一页有多个相同的端口会报错

将元器件以矩形排列的时候发现没有反应

没有开启交叉探针模式 快捷键 SHIFT+Ctrl+X成功选择后的标志是  图标加亮

Cannot Locate Document [PCB1.PcbDoc]

没有将PCB进行保存

封装更新,保存而且从原理图重新导入PCB却没有反应

更新封装后需要点击 UPdate PCB With ---- 需要更新一下!!

然后在从原理图导入PCB就可以完成PCB封装的更新

altium designer布线调整时不自动删除旧线

这时就要,在拉线中按Tab键,进入:

把上面红圈内的选项勾上即可。

同时注意,如果只打开了PCB文件,而没有一起打开工程也有可能出现不自动删除旧线的问题。

ad软件的辅助线乱飞

解决方法: 工具 视图: 连接->显示所有,就可以刷新成功了

原理图线连接不上

shift +e 切换成抓取模式

调用别人封装注意封装的引脚和原理图是否相同

检查封装并不是光看引脚数量和间距,主要是看引脚位置!

而且一定要先选型,再去看封装,如果选型有问题,一定要第一时间改变封装

直流电机和CPU电路的GND问题

直流电机的地和cpu电路中的地最好用0Ω电阻中间间隔起来,或者用电感和磁珠起来隔断作用,形成第二个回路,放置信号线的电源与直流电机的电流冲突

原理图元器件与线路连接对不准

1.设置捕捉栅格 10mil


http://www.kler.cn/a/453776.html

相关文章:

  • mac 关闭 sip
  • new_event_loop k8s 不显示log
  • 真实环境下实车运行,新能源汽车锂离子电池数据集
  • 同源策略详解
  • windows安装vmware
  • Flink 集群有哪些⻆⾊?各⾃有什么作⽤?
  • 【MySQL】MySQL表的约束
  • Spring Security3.0.2.1版本
  • Leetcode - 146双周赛
  • Milvus×EasyAi:如何用java从零搭建人脸识别应用
  • AI新书推荐:深度学习和大模型原理与实践(清华社)
  • 深度解析:Maven 和 Gradle 的使用比较及常见仓库推荐
  • 单片机里不想阻塞系统的延时
  • DBeaver 咋手动配置sqlite 驱动
  • QT--静态插件、动态插件
  • 【递归,搜索与回溯算法 综合练习】深入理解暴搜决策树:递归,搜索与回溯算法综合小专题(二)
  • 从0开始在linux服务器上部署SpringBoot和Vue
  • MongoDB部署高可用集群
  • Effective C++ 条款 22:将成员变量声明为 private
  • SpringBoot的MVC接口增加签名