当前位置: 首页 > article >正文

PCIe6.0 AIC金手指和板端CEM连接器信号完整性设计规范

先附上我之前写的关于PCIe5.0金手指的设计解读:

PCIe5.0的Add-in-Card(AIC)金手指layout建议(一)_pcie cem-CSDN博客

PCIe5.0的Add-in-Card(AIC)金手指layout建议(二)_gnd bar-CSDN博客 

首先,相较于PCIe5.0,PCIe6.0的金手指规格有变化:

PCIe6.0金手指规格
PCIe5.0金手指规格

再说金手指部分的SI设计,金手指部分最中间两层GND的延伸,这一点延续了PCIe5.0的要求。对于支持32GT/s及以上速率的AIC,最中间两层GND必须从板内走线区域延伸到整个金手指区域,而且金手指表面铜皮距离内层GND深度至少0.52mm,也就是叠层中从TOP层的铜皮到最中间GND层至少约20.5mil的距离。

PCIe6.0 AIC金手指设计要求
PCIe5.0 AIC金手指设计要求

对于金手指南侧的GND孔,PCIe6.0要求和PCIe5.0基本一致。对于支持32GT/s及以上速率的AIC,金手指南侧必须放一排孔,这些孔和内层的GND平面连在一起。这些孔必须是通孔,可以通过两面的GND焊盘相互连接,不指定钻孔和孔盘尺寸。孔的上边沿距离远端金手指在PCIe5.0时是3.2mm,在PCIe6.0时是2.7mmGND孔必须按照字形连在一起。孔的位置必须介于pin位置中间,孔和pin中心距0.5mm

PCIe6.0 AIC金手指设计要求
PCIe5.0 AIC金手指设计要求

在金手指的次外层,需要设计一条GND bar,将所有南侧的GND孔连在一起,这一条GND bar和板内GND孔的间距在PCIe5.0时为3.2mm,在PCIe6.0时为2.7mmGND bar宽度为0.71mm(28mil),这样和金手指的倒角区域保持了足够的间距不会漏铜。

PCIe6.0 AIC金手指设计要求
PCIe5.0 AIC金手指设计要求

再说说板端的CEM连接器,支持PCIe5.06.0的连接器必须使用表贴式,pin pitch1mm,焊盘尺寸0.53*2mm。所有GND pin必须在两侧设计相邻的GND孔,这些孔离pin越近越好,孔和pin的连线宽度0.53mm,孔的孔盘直径0.53mm。高速pin挖空说明,不要在出线侧挖空,挖空范围不要扩展到GND/Power/Sideband信号pin下方。

PCIe6.0板端连接器SI设计要求

http://www.kler.cn/news/334506.html

相关文章:

  • Nexus制品库搭建(maven)
  • 汇编语言笔记2
  • java数据类型转换和注释
  • esp8266 at指令链接wifi时一直connect disconnest
  • 信号用wire类型还是reg类型定义
  • 2024年,现在做全职的AI产品经理,时机对不对?
  • VMware ESXi更改https的TLS协议版本
  • 植物叶片病害检测数据集 5100张 29类 带标注 voc yolo
  • 利用 Python 爬虫采集 1688商品详情
  • 【D3.js in Action 3 精译_028】3.4 小节 DIY 实战:使用 Observable 在线绘制 D3 条形图
  • 问:TCP长连接vs短连接有哪些差异?
  • Unity MVC框架演示 1-1 理论分析
  • VSCode python代码颜色调整与pycharm对齐
  • 项目-坦克大战笔记-墙体销毁以及人机销毁
  • vue-live2d看板娘集成方案设计使用教程
  • sqlalchemy 加速数据库操作
  • Uniapp API
  • 李飞飞谈AI+3D发展:3D/4D AI将成为下一个重要前沿
  • NVIDIA网卡系列之ConnectX-4规格信息(50G-PCIe 3.0x8-8PF256VF-2015年发布)
  • yolov8/9/10模型在安全帽、安全衣检测中的应用【代码+数据集+python环境+GUI系统】