当前位置: 首页 > article >正文

国产FPGA+DSP 双FMC 6U VPX处理板

高性能国产化信号处理平台采用6U VPX架构,双FMC接口+国产V7 FPGA+ 国产多核 DSP 的硬件架构,可以完成一体化电子系统、有源相控阵雷达、电子侦察、MIMO 通信、声呐等领域的高速实时信号处理。

信号处理平台的组成框图如图 1 所示, DSP处理器采用1片国防科大FT-6678处理器。FT-6678是目前业内处理能力最强大的专用处理器。单片最大处理能力为160 GFLOP,片内最大存储容量为64Mb,且外部接口丰富,有包括RapidI/O、PCIe、I2C、SPI、UART等快慢速接口。单片最大能够外挂8GB DDR3存储器,最高访问速度1.33GHz,访问位宽最大64位。

板上FPGA选用国微公司SMQ7VX690T-FFG1761。该FPGA外挂2组四片DDR3 SDRAM(型号MT41K256M16HA-125IT),存储容量2GB;该芯片有丰富的I/O接口和资源,包括36对GTH等高速传输接口。

板子上面有1个以太网接口,6678具有1路SGMII接口,连接到以太网PHY芯片输出Base1000T以太网口,DSP1通过RJ45连接到前面板。

图1 

每个DSP外挂4片DDR3 SDRAM ,型号为MT41K256M16HA-125IT,4片组成64bit位宽,传输速率1066MT/S。 DSP程序加载模式使用SPI模式,flash芯片选用MT25QU256ABA8ESF-0SIT。每片DSP外挂1片 SPI NOR FLASH,芯片选用MT25QU256ABA8ESF-0SIT,片选信号连接到DSP的SPICS1,用于存储数据。FPGA程序加载模式使用MASTER SPI模式,flash芯片选用MT25QU256ABA8ESF-0SIT。

DDR3 SDRAM型号MT41K256M16HA-125IT,4片组成64bit位宽,传输速率1600MT/S,4片DDR3 SDRAM连接到FPGA,外部时钟芯片为FPGA提供200MHz时钟,用于内部DDR3 SDRAM ip使用。

输入电源:+12V。 


http://www.kler.cn/a/409538.html

相关文章:

  • 使用POLL函数实现聊天室
  • 大数据治理:概念、框架与实践应用
  • 深入浅出:大数据架构中的流处理与实时分析
  • JS精进之Hoisting(提升)
  • pytorch自定义算子导出onnx
  • Load-Balanced-Online-OJ(负载均衡式在线OJ)
  • 嵌入式硬件实战提升篇(二)PCB高速板设计 FPGA核心板带DDR3 PCB设计DDR全面解析
  • LeetCode Hot100 - 矩阵篇
  • Vue.js 前端路由详解:从基础概念到 Vue Router 实战
  • 植物明星大乱斗——功能拆解
  • ffmpeg.wasm 在浏览器运行ffmpeg操作视频
  • day27|leetCode 455. 分发饼干,376.摆动序列,53. 最大子数组和
  • 快速排序算法-C语言
  • GitLab 使用过程中常见问题及解决方案
  • 【人工智能】Transformers之Pipeline(二十五):图片特征抽取(image-feature-extraction)
  • Vue.js 学习总结(14)—— Vue3 为什么推荐使用 ref 而不是 reactive
  • c ++零基础可视化——字符串
  • 用js实现点击抽奖
  • C# 读取多条数据记录导出到 Word标签模板之图片输出改造
  • 图解GitLab DevSecOps 流程
  • LabVIEW发动机热磨合试验台
  • 基于Angular+BootStrap+SpringBoot简单的购物网站
  • 实现在两台宿主机下的docker container 中实现多机器通讯
  • 【前端】JavaScript 变量声明与函数提升例题分析:深入理解变量提升、作用域链与函数调用
  • meterpreter常用命令 下
  • 取石子游戏