当前位置: 首页 > article >正文

晶振02——晶振不能放置在PCB边缘

晶振02——晶振不能放置在PCB边缘

晶振在布局时,一般是不能放置在PCB边缘的,今天以一个实际案例讲解。

某行车记录仪,测试的时候要加一个外接适配器,在机器上电运行测试时发现超标,具体频点是84MHz、144MHz、168MHz,需要分析其辐射超标产生的原因,并给出相应的对策,辐射测试数据如下:
在这里插入图片描述

1、辐射源头分析

该产品只有一块PCB,板子上有一个12MHz的晶体。其中超标频点恰好都是12MHz的倍频,而分析该机器容易EMI辐射超标的屏和摄像头,发现LCD-CLK是33MHz,而摄像头MCLK是24MHz。

通过排除法,发现去掉摄像头后,超标点依然存在,而通过屏蔽12MHz晶体,超标点有降低,由此判断144MHz超标点与晶体有关,PCB布局如下:
在这里插入图片描述
图2:PCB布局图

2、辐射产生原理

从PCB布局可以看出,12MHz的晶体正好布置在了PCB边缘,当产品放置于辐射发射的测试环境中时,被测产品的高速器件与实验室中参考地会形成一定的容性耦合,产生寄生电容,导致出现共模辐射,寄生电容越大,共模辐射越强;而寄生电容实质就是晶体与参考地之间的电场分布,当两者之间电压恒定时,两者之间电场分布越多,两者之间电场强度就越大,寄生电容也会越大,晶体在PCB边缘与在PCB中间时电场分布如下:
在这里插入图片描述
图3:PCB边缘的晶振与参考接地板之间的电场分布示意图
在这里插入图片描述
图4:PCB中间的晶振与参考接地板之间的电场分布示意图
从图中可以看出,当晶振布置在PCB中间,或离PCB边缘较远时,由于PCB中工作地(GND)平面的存在,使大部分的电场控制在晶振与工作地之间,即在PCB内部,分布到参考接地板的电场大大减小,导致辐射发射就降低了。

3、处理措施

将晶振内移,使其离PCB边缘至少1cm以上的距离,并在PCB表层离晶振1cm的范围内敷铜,同时把表层的铜通过过孔与PCB地平面相连。经过修改后的测试结果频谱图如下,从图可以看出,辐射发射有了明显改善。
在这里插入图片描述

4、思考与启示

高速的印制线或器件与参考接地板之间的容性耦合,会产生EMI问题,敏感印制线或器件布置在PCB边缘会产生抗扰度问题。

如果设计中由于其他一些原因一定要布置在PCB边缘,那么可以在印制线边上再布一根工作地线,并多增加过孔将此工作地线与工作地平面相连。


http://www.kler.cn/a/7337.html

相关文章:

  • 如何从docker-hub下载镜像
  • ChromeDriver 官方下载地址_测试自动化浏览器驱动
  • 【windows笔记】08-Windows中的各种快捷方式、符号链接、目录联接、硬链接的区别和使用方法
  • SOLIDWORKS Toolbox:一键自动化,让紧固件与零部件管理更高效
  • SpringBoot如何集成WebSocket
  • 2024140读书笔记|《作家榜名著:生如夏花·泰戈尔经典诗选》——你从世界的生命的溪流浮泛而下,终于停泊在我的心头
  • windows搭建ftp及原理(小白向)
  • 国内怎么玩chatGPT中文版-国内怎么玩chatGPT4
  • C# | 上位机开发新手指南(七)加密算法
  • 【Hello Linux】线程控制
  • springboot 统一日志
  • 百度云【人脸识别】
  • 信息论小课堂:通信趋势(万物互联)
  • Rhinoceros 7 (三维建模软件犀牛7)图文安装教程
  • 使用Docker创建一个WebSphere服务
  • (Week 15)综合复习(C++,字符串,数学)
  • EasyCVR通道收藏的功能拓展
  • LeetCode算法小抄--滑动窗口算法
  • openEuler Linux 部署 HadoopHA
  • 安装k8s工具之二-kubeasz
  • session和jwt哪个更好
  • Visio导入CAD绘图问题总结-更改形状线条颜色问题解决
  • Java ---多态
  • 利用CMake工具从源码编译出osgEarth库
  • Java基础——可变参数,集合操作工具类Collections
  • 【NLP入门教程】五、命名实体识别